※ 考生請注意：本試題不可使用計算機。 請於答案卷（卡）作答，於本試題紙上作答者，不予計分。
1．The op amplifier，shown as Fig．1，is ideal with output saturation levels of $\pm 12 \mathrm{~V}$ ．Assume that when conducting the diode exhibits a constant voltage drop of 0.7 V ．（a）Please find $\boldsymbol{V}_{\mathrm{A}}, \boldsymbol{V}_{\mathrm{o}}$ and $\boldsymbol{V}_{-}$for $\boldsymbol{V}_{\mathrm{I}}=+1 \mathrm{~V}$ （ $6 \%$ ）（b）Please find $V_{A}, V_{0}$ and $V_{-}$for $V_{I}=-1 V(6 \%)$（c）find the average output voltage obtained when $V_{I}$ is a symmetrical square wave of $1-\mathrm{kHz}$ frequency， $5-\mathrm{V}$ amplitude and zero average．（3\％）


Fig． 1
2．A shunt voltage regulator consists of a Zener diode supplied by a constant current of 10 mA ．At this operating current the Zener resistance is $5 \Omega$ and the Zener voltage is 6.8 V ．The circuit and diode $\mathrm{I}-\mathrm{V}$ characteristics are shown in Fig．2（a）and Fig．2（b），respectively．If the regulator is loaded by a resistor of $2 \mathrm{k} \Omega$ ， the output voltage decreased by $\qquad$ mV．（10\％）


2．In the circuit of Fig．3，the NMOS transistor has $\left|V_{t}\right|=0.9 \mathrm{~V}$ and $\mathrm{V}_{\mathrm{A}}=50 \mathrm{~V}$ and operates with $\mathrm{V}_{\mathrm{D}}=2 \mathrm{~V}$ ．Find the $v_{0} / v_{l}=$ $\qquad$ $V / V \circ(10 \%)$
4．In the circuit of Fig．4， $\boldsymbol{v}_{\text {sig }}$ is a small sine－wave signal with zero average．The transistor has $\beta=100$ ．（a）When the $\mathbf{R}_{\mathrm{E}}=$ $\qquad$ $\Omega$ ，the transistor has a dc emitter current of about $\mathrm{I}_{\mathrm{E}}=0.5 \mathrm{~mA}(5 \%)$
（b）When the $\mathbf{R}_{\mathbf{C}}=$ $\qquad$ $\Omega$ ，the transistor has a dc collector voltage of about $V_{C}=5 \mathrm{~V}(5 \%)$（c）When the $R_{L}=10 \mathrm{k} \Omega$ and $r_{0}=200 \mathrm{k} \Omega$ ，the overall voltage gain $A v=v_{o} / v_{s i g}=$ $\qquad$ （績下頁）

編號：43
國立成功大學 103 學年度碩士班招生考試式遵
共 3 頁，第2頁
系所組別：光電科學與工程學系乙組
考試科目：電子學
※ 考生請注意：本試題不可使用計算機。 請於答案卷（卡）作答，於本試題紙上作答者，不予計分。


Fig． 3


Fig． 4

5．A feedback circuit is shown in Fig．5，find（a）$I_{\text {out }} / l_{\text {in }}$ and（b）$R_{\text {out }}$ ．Assume the transistors to have $\beta=100$ and $V_{A}=75 \mathrm{~V} .(20 \%)$

（綪下頁）
※ 考生請注意：本詞題不可使用計算機。 請於答案卷（卡）作答，於本試題紙上作答者，不予計分。

6．In Fig．6，find the digital logic relationship between Y and A，B，C，and D．（15\％）


Fig． 6

7．For the circuit in Fig． 7 in which the transistors have $V_{B E}=0.7 \vee$ and $\beta=100$ ，find $g_{m e q}, v_{o} / v_{i}$ ，and $R_{\text {in }}$ ．（15\％）


Fig． 7

